XC7A50T-3FGG484E быў аптымізаваны для маламагутных прыкладанняў, якія патрабуюць паслядоўных прыёмаперадатчыкаў, высокай DSP і лагічнай прапускной здольнасці. Забяспечыць мінімальны агульны кошт матэрыялаў для высокапрадукцыйных і адчувальных да кошту прыкладанняў.
XC7A50T-3FGG484E быў аптымізаваны для маламагутных прыкладанняў, якія патрабуюць паслядоўных прыёмаперадатчыкаў, высокай DSP і лагічнай прапускной здольнасці. Забяспечыць мінімальны агульны кошт матэрыялаў для высокапрадукцыйных і адчувальных да кошту прыкладанняў.
Функцыянальныя асаблівасці
Удасканаленая высокапрадукцыйная логіка FPGA, заснаваная на сапраўднай тэхналогіі табліцы пошуку з 6 уваходамі, якая канфігуруецца як размеркаваная памяць.
Блок аператыўнай памяці з падвойным портам 36 Кб з убудаванай логікай FIFO для буферызацыі даных у чыпе.
Высокапрадукцыйная тэхналогія SelectIO ™, якая падтрымлівае інтэрфейсы DDR3 да 1866 Мбіт/с.
Высокая хуткасць паслядоўнага злучэння, убудаваны гігабітны прыёмаперадатчык са хуткасцямі ў дыяпазоне ад 600 Мбіт/с да 6,6 Гбіт/с, а потым да 28,05 Гбіт/с, забяспечваючы спецыяльны рэжым нізкага энергаспажывання, аптымізаваны для інтэрфейсаў чып-чып.
Наладжвальны карыстальнікам аналагавы інтэрфейс аб'ядноўвае двухканальны 12-бітны аналагава-лічбавы пераўтваральнік 1MSPS і ўбудаваныя датчыкі тэмпературы і магутнасці.
Мікрасхема працэсара лічбавага сігналу, абсталяваная множнікамі 25 x 18, 48-бітным акумулятарам і папярэдняй лесвічнай дыяграмай для высокапрадукцыйнай фільтрацыі, уключаючы аптымізаваную сіметрычную фільтрацыю каэфіцыента.
Магутны чып кіравання тактавым сігналам, які аб'ядноўвае контуры фазавай аўтападстройкі сігналу і модулі кіравання тактавым сігналам у гібрыдным рэжыме, здольны дасягнуць высокай дакладнасці і нізкага дрыгацення.
Інтэграваны блок PCIe, прыдатны для канчатковых кропак і каранёвых портаў да x8 Gen3.
Некалькі варыянтаў канфігурацыі, уключаючы падтрымку захоўвання тавараў, 256-бітнае шыфраванне AES з аўтэнтыфікацыяй HRC/SHA-256 і ўбудаванае выяўленне і выпраўленне SEU.