XC7A50T-3FGG484E быў аптымізаваны для прыкладанняў з нізкай магутнасцю, якія патрабуюць серыйных прыёмаў, высокіх DSP і лагічнай прапускной здольнасці. Забяспечце самыя нізкія агульныя матэрыяльныя выдаткі для высокіх прапускных і выдаткаў.
XC7A50T-3FGG484E быў аптымізаваны для прыкладанняў з нізкай магутнасцю, якія патрабуюць серыйных прыёмаў, высокіх DSP і лагічнай прапускной здольнасці. Забяспечце самыя нізкія агульныя матэрыяльныя выдаткі для высокіх прапускных і выдаткаў.
Функцыянальныя функцыі
Пашыраны высокапрадукцыйны FPGA Logic на аснове сапраўднай тэхналогіі табліцы пошуку 6-ўваходу, наладжанай у якасці размеркаванай памяці.
36 КБ Двайны порт-блок аператыўнай памяці з убудаванай логікай FIFO для буферызацыі дадзеных на чыпе.
Тэхналогія высокай прадукцыйнасці Selectio ™, якая падтрымлівае інтэрфейсы DDR3 да 1866 MB/S.
Высокая хуткасць паслядоўнага злучэння, убудаванага гігабітнага прыёмаперадатчыка, са хуткасцю складае ад 600 Мб/с да 6,6 ГБ/с, а затым да 28,05 ГБ/с, забяспечваючы спецыяльны рэжым з нізкай магутнасцю, аптымізаваны для мікрасхемы для мікрасхем.
Аналагавы інтэрфейс карыстальніка, які наладжваецца, аб'ядноўвае двайнога канала 12-бітнага аналага-лічбава-лічбавага пераўтваральніка і датчыкаў цеплавых і магутных датчыкаў на чыпе.
Чып працэсара лічбавага сігналу, абсталяваны мультыплікатарамі 25 х 18, 48-бітнымі акумулятарамі і дыяграмай папярэдняй лесвіцы для высокапрадукцыйнай фільтрацыі, уключаючы аптымізаваную сіметрычную каэфіцыент фільтрацыі.
Магутны чып кіравання гадзінамі, які спалучае ў сабе фазавыя завесы і модулі кіравання гадзінамі гібрыднага рэжыму, здольны дасягнуць высокай дакладнасці і нізкага дрыгату.
PCIE Інтэграваны блок, які падыходзіць да канца канчатковай кропкі Gen3 і каранёвага порта.
Некалькі варыянтаў канфігурацыі, уключаючы падтрымку тавару, 256 біт-шыфравання AES з аўтэнтыфікацыяй HRC/SHA-256, а таксама ўбудаваным выяўленнем і карэкцыяй SEU.